提供74HC595D/74HC595PW/SN74HC595DR/SN74HC595PWR/AIP74HC595中文资料_价格_PDF数据手册_引脚图及功能
产品描述
74HC595D/74HC595PW/SN74HC595DR/SN74HC595PWR/AIP74HC595 是一款低噪声,低功耗,高速的COMS移位寄存器,能够驱动15个LS-TTL的负载.该器件包含一个8位串行输入,并行输出的移位寄存器及带有三态输出控制的8位 D 型存储器.移位寄存器和存储器分别由独立的时钟提供信号.移位寄存器内置直接清零,串行输入和用于级联的串行输出功能.时钟的上升沿触发移位寄存器和存储器.如果同一个时钟提供信号,则移位寄存器的状态必须比存储器提前一个脉冲信号.74HC系列产品兼容 74LS系列产品.器件所有输入管脚对电源和地之间均有二极管保护结构,防止电路被静电损坏.
其主要特点如下:
● 低静态电流:最大80uA(AiP74HC系列)
● 低输入电流:最大1uA
● 带存储功能的8位串行输入,并行输出的移位寄存器
● 工作电压范围宽:2V-6V
● 工作温度范围:-40℃~+125℃
● 可级联使用
● 移位寄存器可直接清零
● 移位时钟频率:DC-30MHz
● 封装形式:DIP16 / SOP16 / TSSOP16

基础参数
逻辑电路的归属系列:74HC
逻辑类型:移位寄存器
输出类型:三态
功能:串行至并行, 串行
工作电压:2V~6V
工作环境温度范围:-40℃~+125℃
静态电流(最大值): 160uA
不同 V,最大 CL 时的最大传播延迟: 27ns@6V,50pF
低电平输出电流(IOL): 7.8mA
高电平输出电流(IOH): 7.8mA
逻辑电平-高: 1.5V~4.2V
逻辑电平-低: 0.5V~1.5V
尺寸最大值
极限参数
交流参数
图1
图2
功能框图
逻辑符号
IEC 逻辑符号
逻辑框图
功能框图
mk体育引脚图及功能
引脚排列图
引脚说明
功能表
芯片逻辑图
下面这个74HC595芯片逻辑图,输出使能端13脚我们一直让它使能,复位端10脚我们一直让它无效,这两个引脚在硬件设计时为了方便,就直接给它们连到相应的电平上了。程序中我们只需要关注数据输入引脚14脚、移位脉冲引脚11脚和锁存脉冲引脚12脚。
图中的SRA——SRH是移位寄存器(ShiftRegister),数据从它们的D引脚输入,从Q引脚输出,每次移位脉冲引脚(ShiftClock)提供一个脉冲,D引脚的数据就会输出并保持到Q引脚,因为这里的移位脉冲引脚(ShiftClock)是连到每一个SR上的,所以自然每次给一个移位脉冲的时候,所有的数据都向后移动了一位。
这里我们注意到,SRA的D脚连接的是串行数据输入,也就是我们的数据引脚。所以每次给脉冲移位之前,我们需要准备好该引脚的值,因为每次给一个脉冲,它的数据就会移入后方。
很直观的看到,我们给几个脉冲,数据引脚就会有几次被移入移位寄存器,并且这些值会保持在各个SR的Q脚。所以假设我们要将一个字节移入移位寄存器,因为1个字节是8位的,所以我们需要给出8个脉冲,那么SRA——SRH的Q脚就保持了这8位值,再看看这8位值,它是先在数据引脚输出的值就会走得越远,所以如果我们先输出数据高位的话,最高位在8个脉冲后就会跑到SRH的Q脚。这就像我们排队一样,一个寄存器里面有8个位置,每次给一个脉冲就好比一次呼叫:“大家可以往前移一位了!”就这样,队伍不断得往前移。
然后我们看到LRA——LRH,它们是锁存寄存器(LatchRegister),每次锁存脉冲引脚(LatchClock)给一个脉冲,Q脚就会输出并保持D脚的值。LR和SR其实是差不多的功能,只是SR多了个复位脚。
我们可以把LR看成是照相机,锁存脉冲引脚就相当于是照相机的快门,我们给一个锁存脉冲,那么数据就被锁存在了对应的Q脚。而当我们没有操作锁存引脚的时候,照相机只是摆在那里,不管队伍怎么前进了,照相机的输出始终是不变的。只有某次按下了快门,所有的照相机的照片就都更新了一次。
参考报价
深圳市灵星芯微电子科技有限公司以低本高质的服务精神屹立于电子行业20多年
发表评论